E
eruisi
Guest
V štandarde IEEE 1364, hovorí nasledujúci kód
môže zobraziť buď ako p" 1 "alebo" 0 ". Nemôžem pochopiť, prečo. # 1 q = 0 je blokujúce úlohu, mal by byť vykonaný po displeji # 1 q = 0 je ukončená v čase 1, nie? Aj spustiť simulácie v VCS a dostal 0, ale v ncverilog dostal 1. Mohli by ste mi povedať, ako sa to stane. Díky moc!
Code:
modul test, drôt p, q reg, priradenie p = q, prvé začínajú q = 1, # 1 q = 0, $ display ("v čase:% T, hodnota je% f \\ n ", $ v reálnom čase, p), koniec endmodule