Problém pri navrhovaní PLL [hlp]

N

No one

Guest
Ahoj všetci, Predpokladajme, že pri navrhovaní PLL, maximálne výstupné napätie poplatku čerpadla je cca 6V. Ale VCO tuning napätie až do 14V. Ako môžeme navrhnúť PLL?
 
Jedná sa o ťažký problém, myslím, že u by mala skontrolovať, iný VCO khouly
 
Khouly napísal:
Jedná sa o ťažký problém, myslím, že u by mala skontrolovať, iný VCO
. Máte nejaké návrhy na 800-1400MHz VCO s ladením napätie nižšie ako 6 V?
 
Aj not si istý, čo sa snažíte povedať. Ak sa len VCO nájdete je 14 V rozsahu ladenie, budete potrebovať operačný zosilňovač, aby DC zisk. Ak nechcete mať 18 V pre napájanie zosilňovača OP, budete musieť poskytnúť nejaký spínacie regulátor zvýšiť napätie. To je presne dôvod, prečo niektorí VCO je použitie technológie Hyper náhle tuning varactors, tak dostanete takmer všetky zmeny frekvencie v prvých 4 alebo 5 voltov ladenie.
 
Tam sú početné Poznámky k dizajnu na aktívne loop filter. Mali by ste byť schopní nájsť na národnej alebo analóg. Aktívny loop filter v podstate používa operačný zosilňovač na zosilnenie loop filter napätie. Existuje príliš veľa grafických prvkov na zoznam tu, ale aktívny loop filter s operačný zosilňovač je štandardný spôsob, ako zvládnuť CP / Kv nesúlad. C
 
U môžu navrhovať ur PLL pomocou WEBENCH nástroja je takmer dokonalá. U tohto nástroja môžete nájsť na webových stránkach národného polovodiče. Veľa šťastia
 

Welcome to EDABoard.com

Sponsor

Back
Top