Štruktúry pre zapnutie odblokovanie

T

Tianlei

Guest
Ahoj, Ak chcete navrhnúť výkon na resete obvodu s presným prahom a dobré TC. Jedna štruktúra Ja viem: Bandgap + odpor rebrík + komparátor Je nejaká iná štruktúra? Okrem toho, v prípade, že obvod iba odozvy na pulz širšie než 30us, zdá sa, že je potrebné 30us veľmi veľký kondenzátor. Je nejaká okruh achitecture, ktorá nepotrebuje veľký kondenzátor? Mohli by ste pls dať svoj návrh alebo nejaký referenčný papier? Vďaka vopred Tianlei
 
Môžete použiť resetovacie IC ako Maxim h ** p :/ / www.maxim-ic.com/products/supervisors/simple_resets.cfm
 
Chcem navrhnúť napájanie resetovacie obvod v IC. tak chcem vedieť, detailné štruktúru. Vďaka Tianlei
 
Ahoj, môžete skúsiť pomocou RC oneskorenie siete, vrátane externého kondenzátora tak, že si môžete nastaviť šírku pulzu a spúšť Schmitt v ďalšej fáze. Good luck!
 
Môžete kopírovať vnútorný obvod 74123 z 74-série kníh. Tento IC vždy generuje pulz zapnutie a pulz sa môže určiť C alebo R. ..
 
hi môžete použiť digitálny čítač pre zväčšenie reset pulz. Pokiaľ viem, možno sa hodí svoju požiadavku
 
Ahoj, Pokiaľ viem, obnoviť IC pomocou bandgap je najpopulárnejší účtuje o zmenu procesu, napájacie napätie a kolísanie teploty. Ale čip veľkosti môže si trochu veľký. Ostatné obvod podľa R / C môže mať väčšie rozdiely v procese, myslím.
 
Tak pokiaľ viem, tak dlho, ako moc na reset signál bol generovaný, potom šírka pulzu možno ľahko rozšíriť pomocou inej logiky, nebude to problém
 
metódy, ktoré som videl najviac používať RC-typ obvodu za meškanie. ale miesto veľké R, je veľmi dlhý L mosfet použiť, aby sa pramienok prúdu. Možno stoin alebo tak. To je menší, než je odpor.
 
Možno budete chcieť byť opatrní s PoweronReset obvody spôsobiť, ak dont práce budete mať veľké problémy tento sa uistite, Bandgap je zapnutí napájania, ako POR spustí tak, aby bolo aktívne nízka a udržiavané na nízkej úrovni pri zapnutí napájania alebo hnedej von. vybrať úroveň citlivé ciruit nie hrana citlivé, že je Dont Look pre prechodné na napájanie, ako pri nábežnej hrane ako napájanie prichádza spôsobiť vysokú pravdepodobnosť POR nebude mať napájaný správne. pozor na presnosť bandgap. Absolútna presnosť je povedať, 1,2 + /-20ishmV a povedať 50 až 100 ppm / C nad teplotou
 
Counter Digita môže vyriešiť váš problém, ale môže nakoniec stáť viac. Caps nie sú drahé, že tak ako tak.
 
Môže niekto poskytnúť viac podrobností o okruhu používané na na čipovej zapnutie resetu? Typicky je komparátor s jedným vstupom pochádzajúce z odporu / kondenzátor deličom a ďalšie z bandgap. Čo je Topológia používa pre porovnávacie? A čo je výstup komparátora (reset?), Kde to ide? Vďaka
 
Poviem to, čo som použil. 1. Odpor devider. Jeden z odporov musí byť nastaviteľná. 2. BGR 3. Komparátor s vnútornými hysterézie. S jedným vstupným frpm BGR a iné z odporu devider. 4. Predpokladajme, že BGR je záporný vstup a odpor devider je kladný vstup. Pri napájaní udrie do jeho pozitívny prah, komparátor výstup prejde. 5. Tento výstup ide do prepínača, ktorý sa pripája na zdroj prúdu na kondenzátore. 6. Kondenzátor je skratovaný k zemi pomocou prepínača, ktorý je riadený prvom porovnávacom výstup. 7. Nabíjanie kondenzátora určuje dobu meškania. 8. Krmivo výstup kondenzátora a BGR na anaother komparátora. Akonáhle čiapky nákladmi vyššími napätie BGR je deasserted POR.
 
Som prekvapený, niektoré uvedené počítadlo jednoduchá úloha, ako je tento. u zvážiť kompromisy: obvod zložitosť, spotreba energie, hluk (ak u nie sú opatrní) .., by y človek chce počítadlo pre 30us oneskorenie. Spočítajte si, používať niekoľko sto NAS, vyžadovalo by to len 1-2pF dostať 30us. Aké štruktúry sa používa k realizácii kondenzátor? Je 1-2pF veľkú vo vašom čip?
 
Ahoj ambreesh,
3. Komparátor s vnútornými hysterézie. S jedným vstupom z BGR a iné z odporu devider. 4. Predpokladajme, že BGR je záporný vstup a odpor devider je kladný vstup. Pri napájaní udrie do jeho pozitívny prah, komparátor výstup prejde.
Akú si zvyčajne nastavený pre pozitívny prahu? Máte na starosti negatívne prahová hodnota pre POR? Vďaka
 
mohol by ste mi ukázať štruktúru bandgap + odpor rebrík + porovnávače
 
Vážení wuwuwengong, Mohli by ste mi prosím komplikované. Páči sa vám wnat schéma pre kompletnú POR, alebo niečo iné. Nahral som nejaké papiere pre POR searct v študijných dokumentov IEEE. Možno, že by pomohlo
 
[Quote = ambreesh] poviem, čo som použil. 1. Odpor devider. Jeden z odporov musí byť nastaviteľná. 2. BGR 3. Komparátor s vnútornými hysterézie. S jedným vstupným frpm BGR a iné z odporu devider. 4. Predpokladajme, že BGR je záporný vstup a odpor devider je kladný vstup. Pri napájaní udrie do jeho pozitívny prah, komparátor výstup prejde. 5. Tento výstup ide do prepínača, ktorý sa pripája na zdroj prúdu na kondenzátore. 6. Kondenzátor je skratovaný k zemi pomocou prepínača, ktorý je riadený prvom porovnávacom výstup. 7. Nabíjanie kondenzátora určuje dobu meškania. 8. Krmivo výstup kondenzátora a BGR na anaother komparátora. Akonáhle čiapky nákladmi vyššími napätie BGR je POR deasserted. [/Quote] drahá ambreesh je, znamená to, že je potrebné ďalšie zdroj napätia (., Tj. 5 V), aby nechal BGR pracovať správne, je toto napätie musí byť vždy vyššia ako prah, aby Bul. Môže dodávať prahové napätie. a mohol by ste povedať viac o komparátor s vnútornými hysterézia, som naozaj dont vedieť, že vďaka
 

Welcome to EDABoard.com

Sponsor

Back
Top