zníženie výkonu: znížiť Freq alebo znížiť volt?

D

davyzhu

Guest
Zdravím všetkých,

Ako znížiť výkon?

Máte obvode pôsobí na 20 MHz a 5 volt ponuky.Čo by ste urobil pre zníženie spotreby energie v obvode-znížiť prevádzkové frekvencie 20MHz alebo znížiť napájanie 5Volts a prečo?

Akékoľvek návrhy ocenia!
S pozdravom,
Davy

 
dynamická sila je úmerná frekvenciu a napätie námestí .., A tým znížiť napätie znižuje výkon exponenciálne ako lineárne zapouzdřit frekvencia

 
Nazdar,

Existuje niekoľko r techniqes k zníženiu výkonu na rôznych úrovniach, tj dynamický výkon, ako statická sila nie je v našich rukách.

A tento dynamický výkon závisí od napätia a spínacie činnosti.Tak na úrovni architektúry uistite sa, že niekoľko modulov práce, kým ostatné moduly sa musia inunworking fáze tak, že napätie neprejdú tieto moduly a samostatné hodiny s pomocou modulov a druhá spínacie hodiny aktivita je konštantná a dokonca využiť šedej kód štýlu v niektorých modulov, a tiež bránou hodiny, ak je to možné.

Dovidenia
starať.

 
davyzhu Napísal:Ako znížiť výkon?Máte obvode pôsobí na 20 MHz a 5 volt ponuky.
Čo by ste urobil pre zníženie spotreby energie v obvode-znížiť prevádzkové frekvencie 20MHz alebo znížiť napájanie 5Volts a prečo?Davy
 
Prečo nie za zmenu architektúru designu znížiť spotrebou energie?
Frekvencia alebo napätie na jednom dizajnu je stanovená.Tieto údaje sú od zákazníka.Existuje veľa dokladov o prerokovanie low-výkon aj keď novej architektúry.

 
aj dynamická spotreba energie je veľkým problémom ako skutočnosť, že Pdyn = CL * Vdd ^ 2

Tu Pdyn je úmerný štvorci napätie ..áno reducin sa frekvencia zníži spotrebu energie ..ale nízke otáčky obvodov aréna v dnešnej dobe považovaná za ..program je mať vysokorýchlostné obvody s nízkou spotrebou energie.

ako je uvedené existuje niekoľko impt komponenty stratový výkon.

impt parametre sú pri moci disspation

switchin zložka - Pswitch

Tu Pswitch Vdd = CL * * V * aplha (0-1) * Fclk

Tu V - napätie hojdačka.- Napätie hojdačka môže byť znížená na dosiahnutie nízkej spotreby obmedzenia.

Fclk - frekvencia premávky ..to je Fclk impt prvok, pokiaľ ide o prepínanie činnosti.

Potom impt prispieva k stratový výkon je skratový výkon ..to je stav, kedy je priamy kontakt existuje, tj vždy existuje nízky odpor cestu medzi Vdd a GND ..tu ako PMOS a NMOS bude dál.

táto podmienka je potrebné sa vyhnúť.

Ps-c = Je-c * Vdd ^ 2

Ďalšie prispievateľom je únik energie.

Únik sila je predovšetkým v dôsledku prenesenia skreslenie prúdov a účinky čiastkové prah.

Pleak = Ileak * Vdd ^ 2

a najviac dovoz faktorom je staticky stratový výkon.

Pstatic = Istatic * Vdd ^ 2

Statické stratový výkon je zapríčinený pseudo NMOS konfigurácií, ktoré s ktorými sa môže stretnúť v obvode.

Tu prepínanie činnosti a shortcircuit účinky sú v dôsledku dynamického spotrebu energie.

existuje niekoľko metód na dosiahnutie nízkej spotreby --

1:) Hodiny vtokových
2:) Signál vtokových
3:) Adiabatický Computing - ovládající Vt
4:) Použitie nízkym výkonom autobusov - využitie nízkymi swingu autobusov.
5:) Vyhnúť sa CMOS plávajúce uzlami.
6:) Efektívne hodiny distribúcie.
7:) DVS - dynamické škálovanie napätia - to je hlavne na strane kompilátora.kde je efficiente prekladače exponovaných / low power design.-nastavenie limitov napätia.
8:) Použitie nízke buniek moc RAM.-nT RAM články.
9:) Asynchronous Design - efektívny a účinný v kombinácii s nízkym výkonom dizajnom.

Najlepšie výsledky dosiahnete s nízkym výkonom dizajn môže byť dosiahnutá

1:) zníženie Vt
2:) Znížená napätie hojdačky
3:) kontroly na odolnosť zariadenia.
4:), zníženie frekvencie do istej miery ..but it doesnt vždy pomôže - tak nízkej rýchlosti obvodov arent prednosť.

hope this helps ..

všetky sugessions a opravy vítané.

so zreteľom,
Arun

 
Niekto môže povedať, príslušné články materiálov alebo internetových stránkach digitálne riadenie spotreby?

Thanks in advance
S pozdravom, jinsin

 
Záleží UR požiadavku.Li ur zníženie frekvencie potom u môže znížiť Vdd

 

Welcome to EDABoard.com

Sponsor

Back
Top