Vysokofrekvenčná rozhrania tému

J

jabidof

Guest
Ahoj všetci!

Vzhľadom na typické FR4 substrát, charakteristickou impedanciou Z0 a microstrip vedenie rastie ako linky šírka klesá.Je teda mecanically slošitějłí pracovať na oveľa vyššej úrovni ako impedancia 50Ω.Nepochybujem o tom, s tímhle.

Ale za predpokladu, môžete sa pripojiť na vysokej impedancia antény (napr. 3-drôty skladaný dipól -> Z0 = ~ 500Ω-2000Ω) do integrovaného obvodu pomocou 2 minimálna dĺžka bondwires.Vstupná impedancia IC je asi 10Ω-j * 100Ω@2.5 GHz (RC sériu modelu).Je známe, že sa nahrá Q systém zvyšuje sa skutočné impedancia úrovni.Čo iného vás obmedzuje vo výbere na úrovni impedancia antény?A čo toto rozhranie otázky na vysokej úrovni impedancia?

Ďakujeme za Váš názor!

 
Nazdar,
Tie sa zvyčajne vyhnúť sa vysokým impedances (to je relatívny pojem Avery) pri vysokých frekvenciách.Vzhľadom k tomu, že signál môže nájsť náhradníka cestu nižšia impedancia veľmi ľahko reulting vo veľkej straty.
BRM

 
Áno, ale ako by mohla aj vypočítať hornú hranicu týchto strát vzhľadom k substrátu strát a impedancia úrovni?

Thks [/ quote]

 

Welcome to EDABoard.com

Sponsor

Back
Top