E
Elephantus
Guest
Budujeme pamäťovej zbernice rozhrania medzi Atmel ATmega103 LC a FPGA Spartan II.ATmega má asynchrónny externé pamäťové rozhranie s nižšou multiplexové adresu / dátové zbernice.
Ako náš zdroj frekvencie hodiny nestačia riadiť interné FPGA DLL vynásobiť externý zdroj hodín, a adresu, ATmega západky umožňujú signál je príliš krátka na to záruka, že riešenie bude taktovaný na vnútorné DfF to, ALE-riadený zámok bol použitý k odberu vzoriek celú adresu v FPGA, a petlice adresa bola synchronizovaná neskôr.
Avšak, z neznámych dôvodov pre túto chvíľu, na zbernicu sa pravidelne objavuje v FPGA pre konkrétne písať stave.Čo je to mätúce viac ako autobus, je tvrdenie, že nelegálny stav autobusu dostane upnul na adresu západku.XST syntetizuje závoru ako padajúci-okraj riadený DfF s aliancie ako zdroj hodín.
ALE linka je neaktívny v okamihu na zbernici, tak to je záhada, ako dostane od štátu nepravidelnej autobusovej zapísané do adresy zámky.Zbernicu je nežiaduci stav, ale to je divné, že je to DfF účinky, ktoré nemohli byť v prechode v tej dobe.
Ocenil by som stanovisko k tejto veci.
Ako náš zdroj frekvencie hodiny nestačia riadiť interné FPGA DLL vynásobiť externý zdroj hodín, a adresu, ATmega západky umožňujú signál je príliš krátka na to záruka, že riešenie bude taktovaný na vnútorné DfF to, ALE-riadený zámok bol použitý k odberu vzoriek celú adresu v FPGA, a petlice adresa bola synchronizovaná neskôr.
Avšak, z neznámych dôvodov pre túto chvíľu, na zbernicu sa pravidelne objavuje v FPGA pre konkrétne písať stave.Čo je to mätúce viac ako autobus, je tvrdenie, že nelegálny stav autobusu dostane upnul na adresu západku.XST syntetizuje závoru ako padajúci-okraj riadený DfF s aliancie ako zdroj hodín.
ALE linka je neaktívny v okamihu na zbernici, tak to je záhada, ako dostane od štátu nepravidelnej autobusovej zapísané do adresy zámky.Zbernicu je nežiaduci stav, ale to je divné, že je to DfF účinky, ktoré nemohli byť v prechode v tej dobe.
Ocenil by som stanovisko k tejto veci.