real-time, hardware kompresia

7

7rots51

Guest
Ako môžeme urobiť, real-time, hardware kompresia na odstránenie mŕtvych-doba od dátumu?
(napríklad v logické analyzátory využitia tejto metódy na zníženie množstva pamäte pre ukladanie dát).

 
Len najjednoduchšie - odovzdať rozdiel medzi n a n 1 samp údajov, ktoré majú byť komprimované a implementovať v FPGA.

 
Ako komprimovať bloku dát, napríklad dostaneme 128Kbyte a chceme ho komprimovať.

 
Len pre seaching "hardvérové kompresie"
nájdených - "Maestro AFE je súčasťou vlastné hardware-kompresie motor, ktorý používa gzip a deflate"

http://www.gzip.org/algorithm.txt
ftp://ftp.uu.net/graphics/png/documents/zlib/zdoc-index.html

BTW, Cisco kompresný dosky realizované na FPGA Xilinx na zníženie zaťaženia wan.

Má väčšina údajov pre kompresiu uľahčí vám kompresie postupu budovania Huffman stromov
(http://www.compressconsult.com/huffman/)
by sa mohlo uskutočniť pri zbere dát do blokov.

alebo niektoré začiatkoch mdoem komunikačné algoritmy - mnp5 http://www.ee.unb.ca/tervo/ee4253/mnp5.html

dúfam, môj amatérsky pohľad vám trochu pomohol.

 

Welcome to EDABoard.com

Sponsor

Back
Top