rôzne mbist a logiky bist

H

hair

Guest
hi,

im newbies a záujem v tejto oblasti.Som nejaké otázky.

1 - čo je odlišné od mbist a logika bist?Je možné využiť týchto dvoch metód súčasne design?

2 - z mojich predchádzajúcich čítania, môže byť bist design na logické úrovni a RTL.čo behaviorálnej úrovni?

tak ma opravte, ak im zle.

thx množstvo bro!
HAIR

 
Ahoj,

Bist: Bilt v samoobslužných Test

MBIST: Memory bist
Logické bist: bist pre testovanie logika (Hard Macro testovanie).

Jedným z riešení môže mať oboje.

2) bist by mala byť syntetizovatelné tak, že to pôjde do kremíka.

Vďaka & S pozdravom
yln

 
hi,

vykonávať bist, vložíme algoritmus v špecifikácii a potom syntetizovať to?

Mám pravdu?

Úprimne, som zmiasť asi krok za krokom, aby zahŕňala bist v procese navrhovania.

thx moc.
HAIR

 
Pamäť bist sa skladá z radiča logiky, ktorý používa rôzne
algoritmy pre generovanie vstupné vzory, ktoré sa používajú k výkonu pamäte
prvky konštrukcie (tj RAM).Logika bist je automaticky
generované, založené na veľkosti a konfiguráciu pamäte element.To
je všeobecne vo forme syntetizovatelné Verilog alebo VHDL, ktorý sa vkladá
v RTL zdroj s adaptérmi, čo vedie k pamäťových prvkov.Na
spúšťanie, logika bist generuje vstupné vzory, ktoré sú založené na vopred definované
algoritmus, plne posúdiť pamäťových prvkov.Výstup výsledok
sa privádza späť k logike bist, kde komparátor sa používa na porovnanie, čo
šiel v roku, proti tomu, čo bolo čítanie von.Výstup komparátora generuje
vyhovel / nevyhovel signál, že znamená pravosti pamäťových prvkov.
Podobne ako u pamäte bist, logika bist používa rovnaký prístup, ale ciele
logika súčasťou designu.Logika bist používa náhodný vzor generátor
výkon scan reťazcov v designe.Výstupom je komprimovaný podpis
, Ktorá je porovnaná s simulovanej podpis.Ak je podpis zariadenie
podľa test (dut) zodpovedá simulované podpis, zariadenie prechádza
inak to sa nepodarí.Hlavnou výhodou použitia logiky bist je, že
eliminuje potrebu test inžinierom vytvárať veľké fotografie vektormi ako vstupy do dut.Tým sa šetrí obrovské množstvo času skúšky.Nevýhodou je,
že ďalšie logiku (teda oblasť) je začlenená do návrhu, len pre
pre testovacie účely.

 
ok díky.

, Že mi nejaký nápad, ako môj projekt bude.

ide,
hari

 

Welcome to EDABoard.com

Sponsor

Back
Top