Preto vždy sa odpory s poly alebo nwell?

P

penchal_gv

Guest
Ahoj všetkým, prečo robíme vždy odpor poly, nwell ....... ale s aktívnou, aj keď aktívny (P + / N +) majú väčší odpor než poly a dobre. plz objasniť ma vďaka Penchal
 
aktívna by mala byť vždy podaná najnižšej list odpor ako je to možné, pretože bude mať vplyv na parazitárne s, d resistance.You použiť ako odpor, ak u páči, ale tento druh odporu a nwell odpor nie je tak presné, ako poly.
 
[Quote = penchal_gv] Ahoj, prečo robíme vždy odpor poly, nwell ....... ale s aktívnou, aj keď aktívny (P + / N +) majú väčší odpor než poly a dobre. plz objasniť ma Penchal Vďaka [/quote] V integrovaných obvodov (napr. ako procesor) sú aktívne rezistory pre pull-down (alebo pull-down). Zvnútra von, na "aktívny záťaže" (pre testovanie el. Zariadenie) sú používané FET ako elektronické odpor. Martin
 
aktívny je vždy pokrytá silicidy, zníženie odporu zdroje / kanálu. Môžete požiadať o masku silicidy blok, ktorý vám umožní mať "natívne" aktívny, je to veľmi bežný v ESD ochranných zariadení. Odporu môže byť pomerne dobre ovládať, ale parazitné kapacity je problém. Je to tiež nelineárny, takže budete mať skreslenia. Odpor sám o sebe je v skutočnosti skôr ako JFET.
 

Welcome to EDABoard.com

Sponsor

Back
Top