prahové napätie (Vt) zosúladenie NMOS a PMOS

E

engrvip

Guest
prečo zosúladenie Vt toľko potrebnú medzi NMOS a PMOS v analógovej design???shouldnt tam characcterstic závisí len na ich overdrive volatges??Vt takže aj keď sú rozdielne, môže byť riešené zvýšením overdrive volatge ...... ak Aby dobrý študijný materiál na túto tému plz post it ....

vďaka

 
Nazdar

V. je nesúlad viesť k najvýznamnejšie časti kompenzovať napätie v aplikáciách, ako je CMOS diff párov.

 
Prísna zladenie V. medzi NMOS * a * PMOS zariadení je zvyčajne * nie je * požiadavky na okruhu v pochybnosť je dobre-výprava.

Tam by mala byť dobrá zhoda medzi zariadeniami MOS rovnakého typu, vo väčšine presné použitie, a zvyčajne nesúlad V. je dominantný.

 
Len som premýšľal, ako sa zápas V. v layout / obvode na úrovni?Pokiaľ viem, možno všetky obvod návrhár urobiť, je znížiť vplyv zmeny V..

 
Môžete použiť niektoré rozloženia techniky zápas V. ako interdigitized štruktúry (zrušiť lineárna chyba v X alebo Y smere), cross-viazanú štruktúru (zrušiť lineárna chyba ako v X a Y).

V niektorých špeciálnych analógových blokov, tj DAC, sú špeciálne metódy, ako je
Q ˛ Random-Walk prepínanie, dynamický prvok zhody, atď

Dokonca môžete použiť hromadnú-Driven MOS tranzistorov V., pretože má len malý vplyv na tomto typu MOS.

 
engrvip Napísal:

prečo zosúladenie Vt toľko potrebnú medzi NMOS a PMOS v analógovej design???
shouldnt tam characcterstic závisí len na ich overdrive volatges??
Vt takže aj keď sú rozdielne, môže byť riešené zvýšením overdrive volatge ...... ak Aby dobrý študijný materiál na túto tému plz post it ....vďaka
 

Welcome to EDABoard.com

Sponsor

Back
Top