Post-layout simulácie kit

W

Wawan66

Guest
Dobrý deň, Príbeh začína tu: Chcem, aby simulovali meniče rozloženie. Dizajn bol vytvorený s Cadence Virtuoso. Skontroloval som to s Calibre DRC. Použitá technológia je ST CMOS090 . Pre potvrdenie tohto posledného kroku, musím bežať po rozložení simulácie (PLS). Používam sadu PLS nainštalovaný design kit. Keď kliknem na PLS beh , PLS init krok nedokázal. Tu je súvisiaci log súbor: [quote ]############# # PLS 1,2 # # # # ############# Info: Použiť predvolené staRCXT možnosť nastavenia Súbor / usr/local/DesignKit/cmos090_40b1/PLSKit_1.2/interface/PLScommands (PLSinit). # # # Info: File skopírovať do súboru (DkCustCalibreIFileCopy). # # # Fatálna chyba-vystupovať-: Key "calibreGuirunsetlvs 'nebol nájdený vo výrobku (tabuľka)" / usr/local/DesignKit/cmos090_40b1/DK_cmos090gp_7M2T_50A_4.0b1 "(piGetInfo) (PLSinit). [/Quote] Môže mi niekto pomôcť, prosím? Veľmi vám ďakujem
 
Zdá sa, že problém vyplýva z konfigurácie GUI Calibre LVS s PDK. Prosím kontaktujte sa zlievarňou dostať CAD podporu.
 
Nemožno spustiť PLS na rozloženie - musíte mať extrahované netlist bežať PLS. Ako bude po rozložení simulácie - je potrebné získať navrhnutá zariadenia (Calibre LVS) a parasitics (StarRCXT) tiež. Verím, že je potrebné dodržiavať STN metodík a parazitných extrakcie, atď.
 

Welcome to EDABoard.com

Sponsor

Back
Top