PLL nefunkčné [hlp]

N

No one

Guest
Ahoj všetci, sme navrhli PLL, ale to nefunguje. To nie je zámok a VCO sladký od začiatku frekvenciu sám a bez beží na vysoké (to je ladenie napätie rampa). Ako ju môžeme použiť?
 
U znamená, že riadiace napätie VCO je stupňovať a držať sa tento stav, a PLL nie je uzamknutý? je ur VCO zisk "Kvco" je pozitívne alebo negatívne, mám na mysli ako u zvýšiť riadiace napätie VCO frquency zvýšiť alebo znížiť? khouly
 
sa pri meraní frekvencie na vstupe fázového detektora? , Khouly
 
Ste programovanie PLL správne? VCO sa bude normálne fungovať (lock frekvencia), i loop filter nebol pridaný do okruhu. Za predpokladu, že tieto parametre sú správne. Pre príklad 1). VCO tuning rozsah pokrýva frekvenčný rozsah vašej prevádzky. 2) Správny výpočet, napr rozdeliť pomerom, N, AB Faktor, KVCO atď Rogerynt
 
Tiež filtrov a stabilty considration musí byť preskúmaná khouly
 
Tým, "rampa" Čo tým chcete povedať. Má začať na nejaké nízke napätie a rozbehnúť na napájacie napätie a zostať tam navždy, alebo sa ladenie napätia sú pravidelné "pílu" napätie, ktorá sa opakuje na asi 20 KHz mieru?
 
Je nutné skontrolovať, či všetky časti môžu pracovať properly.eg 1. Uistite sa, že VCO môže fungovať. Skúste použiť napätie s rôznymi napätie. Pozrite sa, ako frequency changw priebehu zmeny napätia 2. Uistite sa, že fáza zisťovanie môže fungovať. Skúste použiť v puse Ref. vstupov a spätnej väzby. Zachytiť výstup PD. Použite priestor pre zachytenie všetkých signálov. Uistite sa, že to funguje správne. 3. Uistite sa, že loop filter je návrh dobre. Použitie softvérových nástrojov, ako je PLL sim nájsť kapacitné hodnoty loop filter. Uistite sa, že viete, slučky BW
 

Welcome to EDABoard.com

Sponsor

Back
Top