PHY rozhranie USB 2.0 jadra

J

jenardo

Guest
[Color = Tmavomodrá] Zdravím všetkých, v prípade implementácie USB 2.0 jadro, chcel som sa spýtať na jeho rozhrania PHY. [/Color] 1) Je možné, aby výstup D + a D-priamo z FPGA? 2) alebo je nejaký vysielač medzi potrebné pre prevod vysokého a nízkeho napätia pre diferenciálnej jeden? 3) Čo je to rozhranie UTMI? a kde presne sa nachádza v dizajne? [Color = Tmavomodrá] Vďaka [/color]
 
Dobrý deň, je nutné skontrolovať, prvý USB 2.0 špecifikácií @ http://www.usb.org/developers Ak by bolo možné dosiahnuť PHY špecifikácia @ D + a D-pomocou FPGA, takže môžete použiť pre priame pripojenie, ale nemyslím si, že je to možné. Všetky projekty používajú rozhranie PHY vrstvy, ktorá je UTMI alebo priľne. Pokiaľ ide o UTMI si môžete myslieť aj priľne, ktorý je jednoduchší. UTMI je USB 2.0 rozhranie macrocell transceiver. a je priľne Nízka PIN rozhranie verzia UTMI. Salam Hossam Alzomor www (bodka) IG (bodka) org
 
Začal som dokument projekt, ktorý využíva USB opencore funkcie IP. Táto IP môžu tiež pracovať s USB 2. Používam k plnej rýchlosti zariadenia. V súčasnej dobe stránky nie sú kompletné, ale môžete sa pozrieť na http://bknpk.no-ip.biz .
 
Pre aký účel budeme používať neštebotajú pultu v jadre 2.0? Každý subjekt môže mi pomôcť? Vďaka
 
Vďaka D + a D-sonnection tým, FPGA nie je možné, že IE PHY vrstva čipy avilable u potreba interface ur jadro s tým.
 
Existuje nejaký radič IC, ktoré rozhranie s čipom vrstvy PHY alebo USB Transceiver, miesto vykonania jadra FPGA?
 

Welcome to EDABoard.com

Sponsor

Back
Top