Otázka: LVDS ovládač vstupnej fáze

B

bluestatic

Guest
I'm odvádzajú LVDS vodič konštrukcia, ktorá v podstate je diferenčný zosilňovač, vstupné tohto diff zosilňovač je jediný-end signál A a jeho inverzii NA.(hojdačka od 0V až 3.3V)

NA je generovaný z A pomocou invertory, takže je oneskorenie (alebo šikmo) medzi nimi, povedzme, 400ps.Tu príde problém, zo simulácie vidím, že to 400ps šikmo môže spôsobiť veľmi serious špice na výstupný prúd.A niekedy to spôsobí výstup spoločný režim zmeny.

Tak som premýšľal, či niekto vie, ako je generovaný plne komplementárne pesudo differental Rovnaká z jedného konca vstupného A.

Děkuji

 
môžete používať figuríny odoslanie brána na vyrovnanie 400ps omeškania.

tiež, že to znie ako vy nemáte predriver pre LVDS vodiča.To
je dôvod, prečo ste špice.

Tu je to, čo som urobil pred a dosiahnuť v priebehu 1.2G v 0.35um

side1: malý invertor t brány väčších invertor
Side2: malý invertor invertor väčší invertor

side1 krmivá pre predriver a Side2 tiež feeds na inú predriver

i pripojený peper, nie je môj návrh, a môžete získať u pozrieť.
Ospravedlňujeme sa, ale musíte prihlásiť a prezerať túto prílohu

 
dumbfrog,
sorry I
didn't je veľmi jasný.To je LVDS vodiča, vstup z jadra je 1G bps jediný koniec signle a LVDS vodič pufra prenesie sa stala LVDS signalizácie.
Otázkou teda je, že som na tomto "konci vstupného signálu" z jadra stali pesudo diffential, a pripojiť sa k vstupu diffential amp (LVDS vodič).Je veľmi podobný tomu, ktorý previous otázku ste odpovedali.
Ale ja som urobil nejaké simulácie na vaše Tranmssion brána návrh, výsledok nie je tak dobrý vo vysokej rýchlosti.Ako iste viete T brána je v podstate odpor, zatiaľ čo invertor je skôr ako strop.Takže s ohľadom na proces a temp varation, T brána odškodnenia nemusia byť tak dobrý.
Akýkoľvek komentár?Vďaka

 
Slabá kríž-viazanú invertory umiestnené
medzi dvoma hlavnými Striedače bude mininimize
na organizovanie oboch signálov a ich
pseduo diferenciál.Dúfam, že to pomôže.

Ďalšou otázkou: Ako sa k riadeniu spoločnej
Spôsob napätie na výstupe LVDS vodiča?

BR

eric
8 / 15

 
Eric, Nechcem really pochopiť tvoj nápad,
môžeš dať viac info o ňom?
BTW, nájdete na nižšie uvedený odkaz, sa uvádza spôsobom kontrolovať vodiča spoločného režimu, a to funguje v praktického designu.

ee.unipr.it / ~ andrea/PUBLIC/36ssc04-boni.pdf

 
ericzhang Napísal:

Slabá kríž-viazanú invertory umiestnené

medzi dvoma hlavnými Striedače bude mininimize

na organizovanie oboch signálov a ich

pseduo diferenciál.
Dúfam, že to pomôže.Ďalšou otázkou: Ako sa k riadeniu spoločnej

Spôsob napätie na výstupe LVDS vodiča?BReric

8 / 15
 

Welcome to EDABoard.com

Sponsor

Back
Top