K
koggestone
Guest
Toto vlákno bolo odpovedí na otázky v nasledujúcom vlákno
ftopic331075.htmlTak si prečítajte vyššie vlákno, ako u prečítať toto vlákno.
-------------------------------------------------- -----------
1) Ako Temp zvyšuje,
Zníženie mobility,
tak dynamický prúd (Ion) klesá
teda digitálne brány plynúť pomalšie pri vyšších teplotách
Temp vzostup,
Vt (Prahové napätie) sa zmenšuje,
teda Únik prúdu (Ioff) zvyšuje
Únik teda sila zvyšuje na vyššie teploty
Ako vedľajší vedomie, rovnicou pre Ion je
Ion = a.mobility.(VGS-Vt) ^ b
na vedomie, že ak teplota stúpne,
- Mobilita klesá, ktorá sa snaží znížiť Ion
- Vt poklesy, ktoré sa snažia zvýšiť Ion
ale kombinovaný efekt bude účinne znížiť Ion a teda digitálne brány beží pomalšie pri vysokej teplote.
Ale s novými postupmi, ako sú 45nm, kde nominálnej VDD je stále nižšia, a ľudia sú viac agresívne znižovanie VDD ďalšie úspory energie, vplyv Vt je väčšia ako na mobilitu Ion,
takže pri vysokých teplotách, digitálne brány beží rýchlejšie!.tak mať svoje štandardné knižnice buniek charakteristický pre rôzne teploty a používanie vhodných kútik pre Vaše STA prebieha v závislosti od napätia zameraných na základe ktorej bol blok spustiť.
-----------
2) Pravé
, Ale s novším 45nm procesom, ako je, a s VDD nižší ako odporúčaný postup Nominálna VDD, nízka teplota (0C alebo-40c) je najhoršie rohu namiesto tradičnej vysokej teplote (110c alebo 125c).
odkázať na odpoveď 1), pre bližšie vysvetlenie.
-----------
3) Pravda
----------
4) Pravda
----------
5) Výhody - Rýchlejšie Gate oneskorenie
(od roka znižuje, ak TOX, Cox zvyšuje,
a preto zvyšuje Ion, teda brána omeškania znižuje)
Nevýhody - Vyšší Gate úniku a spoľahlivosť Otázky
k boju proti bráne úniku, Intel budúcnosť procesov High-K.
od Cox je úmerný K / TOX, zvýšenie Cox a môže zvýšiť K miesto
klesajúci TOX,
takže vaša brána úniku sa znížila.
----------
6) Tclk> Tclktoq Tlogic Tsetup Tskew TjitterTclktoq Tlogic - Tskew > Thold kľúčové veci si uvedomiť, z vyššie uvedených rovníc
a) akonáhle kremíka vracia, je-li u mať nastavenia času problém, a môžu
zvýšenie hodinovej obdobie (Tclk) sa to spraví, že je-li u mať hold
problém času, jeho oveľa vážnejší problém a bude musieť u nového
kov tapeout opraviť.
b) byť nervózny PLL (Tjitter) nie je použitý v holdtime rovnice, pretože drží
čas porušenia je založené na rovnakej hodiny okraj.(vzhľadom na to, že nastavenie času
vioation závisí od 2 po sebe idúcich hodín hrany)
c) vyššie equaitons mať čas šikmo v pesimistické smeroch.U hrať
asi s hodinami skresľuje získať extra rozpätie od nich v skewing
priaznivým smerom k zníženiu ich porušenie.
d) z vyššie uvedenej rovnice, a môžete ľahko odpovedať na otázky, ako
"Ako sa u opraviť nastavenia porušovania?"(Rýchlejšie flop, flop s nižším nastavenia času, menšie logiky medzi flops, etc ...)
"Ako sa u opraviť porušovania držať?"(Použite mindelay flop flop
tj s väčšími hodiny na q, etc ...)
----------
7) Dynamic Power = alfa * C * V ^ 2 * f
(vlastne termín W ^ 2 je VDD * Vswing)
tak k zníženiu dynamickej sily
a) zníženie alpha (aktivita faktora) - hodiny gating, data gating, znižovanie pripínaný jednotlivých uzlov predovšetkým vysoké kapacitné uzlín, atd ...
b) Pokles C (Kapacita) - presunúť na novšie procese (ako 45nm), menšie bránky menších, drôty, ...
c) Pokles W - na vedomie, že moc záleží na námestí V.Preto u získať väčší tresk za Dolac znížením VDD.teda prevádzkovať blokov, ktoré majú dostatočne časovom rozpätí s nižším napájanie (napätie ostrovy, ...), nízka hojdačka Logic, etc ...
d) Pokles f - pôsobí blokov, ktoré majú dostatočne časovom rozpätí hodinovej s nižšou frekvenciou (Viac hodiny domény, ...), etc ...
e) u môžete používať dynamické napätie Frekvencia meradlá (DVFS), hraním si s napätia a frekvencie dohromady.
---------
8) brána oneskorenie t = C.DeltaV / I
(DeltaV je napätie swing)
znížiť brány meškanie (t)
a) Pokles C - zníženie produkcie nákladka (Fanout), rovnako ako novšie 45nm proces, etc ...
b) Pokles DeltaV - znížiť napätie hojdačka, etc ...
c) Zvýšenie I - väčšia tranzistorov (väčšia W), menšie L, etc ...
na vedomie, že proces znižovania VDD ako nominálna VDD zvyšuje brány meškanie bcoz
- DeltaV pokles úmerný VDD, preto sa snaží znížiť t
- Ja sa znižuje v pomere k (VDD-Vt) ^ a, kde sa pohybuje medzi 1 a 2,
a preto sa snažia zvýšiť t
kombinovaný účinok zvýši t,
tj vyššia brány omeškania.-------------------------------------------------- ---------
Naposledy upravil koggestone dňa
17. októbra 2008 13:30, upravený 18 krát v celkovej
ftopic331075.htmlTak si prečítajte vyššie vlákno, ako u prečítať toto vlákno.
-------------------------------------------------- -----------
1) Ako Temp zvyšuje,
Zníženie mobility,
tak dynamický prúd (Ion) klesá
teda digitálne brány plynúť pomalšie pri vyšších teplotách
Temp vzostup,
Vt (Prahové napätie) sa zmenšuje,
teda Únik prúdu (Ioff) zvyšuje
Únik teda sila zvyšuje na vyššie teploty
Ako vedľajší vedomie, rovnicou pre Ion je
Ion = a.mobility.(VGS-Vt) ^ b
na vedomie, že ak teplota stúpne,
- Mobilita klesá, ktorá sa snaží znížiť Ion
- Vt poklesy, ktoré sa snažia zvýšiť Ion
ale kombinovaný efekt bude účinne znížiť Ion a teda digitálne brány beží pomalšie pri vysokej teplote.
Ale s novými postupmi, ako sú 45nm, kde nominálnej VDD je stále nižšia, a ľudia sú viac agresívne znižovanie VDD ďalšie úspory energie, vplyv Vt je väčšia ako na mobilitu Ion,
takže pri vysokých teplotách, digitálne brány beží rýchlejšie!.tak mať svoje štandardné knižnice buniek charakteristický pre rôzne teploty a používanie vhodných kútik pre Vaše STA prebieha v závislosti od napätia zameraných na základe ktorej bol blok spustiť.
-----------
2) Pravé
, Ale s novším 45nm procesom, ako je, a s VDD nižší ako odporúčaný postup Nominálna VDD, nízka teplota (0C alebo-40c) je najhoršie rohu namiesto tradičnej vysokej teplote (110c alebo 125c).
odkázať na odpoveď 1), pre bližšie vysvetlenie.
-----------
3) Pravda
----------
4) Pravda
----------
5) Výhody - Rýchlejšie Gate oneskorenie
(od roka znižuje, ak TOX, Cox zvyšuje,
a preto zvyšuje Ion, teda brána omeškania znižuje)
Nevýhody - Vyšší Gate úniku a spoľahlivosť Otázky
k boju proti bráne úniku, Intel budúcnosť procesov High-K.
od Cox je úmerný K / TOX, zvýšenie Cox a môže zvýšiť K miesto
klesajúci TOX,
takže vaša brána úniku sa znížila.
----------
6) Tclk> Tclktoq Tlogic Tsetup Tskew TjitterTclktoq Tlogic - Tskew > Thold kľúčové veci si uvedomiť, z vyššie uvedených rovníc
a) akonáhle kremíka vracia, je-li u mať nastavenia času problém, a môžu
zvýšenie hodinovej obdobie (Tclk) sa to spraví, že je-li u mať hold
problém času, jeho oveľa vážnejší problém a bude musieť u nového
kov tapeout opraviť.
b) byť nervózny PLL (Tjitter) nie je použitý v holdtime rovnice, pretože drží
čas porušenia je založené na rovnakej hodiny okraj.(vzhľadom na to, že nastavenie času
vioation závisí od 2 po sebe idúcich hodín hrany)
c) vyššie equaitons mať čas šikmo v pesimistické smeroch.U hrať
asi s hodinami skresľuje získať extra rozpätie od nich v skewing
priaznivým smerom k zníženiu ich porušenie.
d) z vyššie uvedenej rovnice, a môžete ľahko odpovedať na otázky, ako
"Ako sa u opraviť nastavenia porušovania?"(Rýchlejšie flop, flop s nižším nastavenia času, menšie logiky medzi flops, etc ...)
"Ako sa u opraviť porušovania držať?"(Použite mindelay flop flop
tj s väčšími hodiny na q, etc ...)
----------
7) Dynamic Power = alfa * C * V ^ 2 * f
(vlastne termín W ^ 2 je VDD * Vswing)
tak k zníženiu dynamickej sily
a) zníženie alpha (aktivita faktora) - hodiny gating, data gating, znižovanie pripínaný jednotlivých uzlov predovšetkým vysoké kapacitné uzlín, atd ...
b) Pokles C (Kapacita) - presunúť na novšie procese (ako 45nm), menšie bránky menších, drôty, ...
c) Pokles W - na vedomie, že moc záleží na námestí V.Preto u získať väčší tresk za Dolac znížením VDD.teda prevádzkovať blokov, ktoré majú dostatočne časovom rozpätí s nižším napájanie (napätie ostrovy, ...), nízka hojdačka Logic, etc ...
d) Pokles f - pôsobí blokov, ktoré majú dostatočne časovom rozpätí hodinovej s nižšou frekvenciou (Viac hodiny domény, ...), etc ...
e) u môžete používať dynamické napätie Frekvencia meradlá (DVFS), hraním si s napätia a frekvencie dohromady.
---------
8) brána oneskorenie t = C.DeltaV / I
(DeltaV je napätie swing)
znížiť brány meškanie (t)
a) Pokles C - zníženie produkcie nákladka (Fanout), rovnako ako novšie 45nm proces, etc ...
b) Pokles DeltaV - znížiť napätie hojdačka, etc ...
c) Zvýšenie I - väčšia tranzistorov (väčšia W), menšie L, etc ...
na vedomie, že proces znižovania VDD ako nominálna VDD zvyšuje brány meškanie bcoz
- DeltaV pokles úmerný VDD, preto sa snaží znížiť t
- Ja sa znižuje v pomere k (VDD-Vt) ^ a, kde sa pohybuje medzi 1 a 2,
a preto sa snažia zvýšiť t
kombinovaný účinok zvýši t,
tj vyššia brány omeškania.-------------------------------------------------- ---------
Naposledy upravil koggestone dňa
17. októbra 2008 13:30, upravený 18 krát v celkovej