nízkeho napätia operačný zosilňovač dizajnu

M

mengcy

Guest
Som navrhovaní plne diferenčný OZ, ktorá by mohla pracovať s 2.2V až 5.5V napájanie. Pre populárne procesov, môže tranzistor MOS tolerancia 5,0 VDS majú prah posun od 0,8 ~ 1,2 V, keď temparature a rohové zmeny. Takže, nielen pre vstupné fázu, ale aj pre VMFB, vstupné tranzistor a tranzistor poskytuje aktuálne chvost len ​​ťažko fungovať v oblasti nasýtenia. Ako môžem tento problém vyriešiť? Vstupný obvod je etapa ukázala, upstairs.If vstupná fáza by ďalej Vod3 + Vgs1. ~ 1.4V. Úroveň posun by mal pridať pred vstupné fáze. Potom, ako sa vyhnúť prináša nové zdroje hluku?
 
Pokúste sa nastaviť vstupné kľudový DC napätie na 1.5V.
 
[Quote = mengcy] Mám návrh plne diferenčný OZ, ktorá by mohla pracovať s 2.2V až 5.5V napájanie. Pre populárne procesov, môže tranzistor MOS tolerancia 5,0 VDS majú prah posun od 0,8 ~ 1,2 V, keď temparature a rohové zmeny. Takže, nielen pre vstupné fázu, ale aj pre VMFB, vstupné tranzistor a tranzistor poskytovanie chvosta prúd len ťažko fungovať v oblasti nasýtenia. Ako môžem tento problém vyriešiť? [/Quote] Hľadať pre: high hojdačka zaujatosť
 
využitia GM / ID metodiky pri navrhovaní u nebude mať žiadne problémy. U môže stanoviť určité parametre a získať ďalšie z kriviek.
 

Welcome to EDABoard.com

Sponsor

Back
Top