Môže desatinných čísel sa používa pre simuláciu účelu

A

appu1985

Guest
môže desiatkovej alebo skutočné hodnoty použité v simulácii účelu.
 
Môžete reprezentovať desatinné čísla v exponenciálnom tvare, ktorý môže byť buď 32 bit alebo 64 bitov v závislosti na oblasť, ktorú chcete pokryť. Tiež je potreba špeciálny hardvér, ktorý bude uznávať tieto čísla ako čísla s plávajúcou desatinnou čiarkou a nie ako intergers. Logika tohto procesu plávajúcou desatinnou čiarkou.
 
[Quote = appu1985] Wat ABT pomocou pevného bodu arithmatic [/quote] Ako som už povedal v jednej zo svojich predchádzajúcich príspevkov, môžete použiť pevné piont aritmetiky. Vy sa len rozhodnúť na požadovanej presnosti. Ak máte nevyhnutne potrebujú s plávajúcou desatinnou čiarkou, môžete použiť voľne dostupné FPU jadra v návrhu. [Size = 2] [color = # 999999] Pridané po 4 minútach: [/color] [/size] [quote = appu1985], ale ako sa ich prevedenie v podobe syntetizovatelné [/quote] IIRC, HDL, a to najmä Verilog, bol najprv určený pre popis hardvéru, ako v oblasti modelovania a simulácie. Neskôr boli predĺžené k syntéze. To bolo uvedené v knihe "Verilog HDL syntéza - Praktické Primer". Na rozdiel od bežných počítačových programovacích jazykoch, kde je možné všetko, čo je potrebné zostaviť do strojového kódu, HDL je hrať dvojakú úlohu. Mali by ste sa vždy kód HDL syntézou v mysli, ak sú povinní modelu vášho hardware, potom môžete použiť behaviourial konštrukcie jazyka, ktoré Samozrejme je celý jazyk. Dúfam, že mi jasný.
 

Welcome to EDABoard.com

Sponsor

Back
Top