Hľadáte obvodu frekvenčný delič

P

p_shinde

Guest
Dobrý deň môže niekto dať frekvenčný delič obvodu (delenie bye2 alebo vôbec), jeho naliehavá. Vďaka vopred. Prasad
 
Môžete použiť jeden T-FF rozdeliť frekvencie. od 2 ks T-FF možno rozdeliť frekvencie. o 2
 
HW môže každý T-FF delenie CLK o 2? tam mohol byť nejaký T-FF s viac meškanie? alebo pls spracovať odpoveď. Vďaka vopred. Prasad
 
Bez znalosti toho, ako často je, že chcete rozdeliť o 2, je ťažké odporučiť jednu metódu alebo zariadenia pred iným. Avšak, môžete sa pozrieť na dáta 74HC74. Môžete použiť jeden z dvoch žabky deliť o 2. HTH - Mike
 
ako môže každý T-FF delenie CLK o 2? tam mohol byť nejaký T-FF s viac meškanie?
Oneskorenie spôsobuje fázový posun. To nič nemení na frekvencii.
 
Teraz pre konkrétne podmienky je potrebné sa deliť vstupná frekvencia o 2, takže čo je CKT na to? Ďakujem vám, Prasad
 
[Quote = p_shinde] sa pre konkrétne podmienky je potrebné sa deliť vstupná frekvencia o 2, takže čo je CKT na to? Ďakujem, Prasad [/quote] pôvodnej frekvencie. je CLK
 
obyčajné každý flip flop môže fungovať ako delič frekvencie ....
 
Ako je možné pôvodnej FF sa chová ako delič frekvencie, teraz ur daný 1 D FF, ako to bude deliť CLK o 2?
 
Pre FF D, pozri výkres som vyslaný vyššie. Spojenie medzi D a / Q zaisťuje spätnú väzbu. Spočiatku / Q = 1 a Q = 0. Na prvý nábežnej hrane vstupu CLK frekvencie, Q = 1 a pobyty na 1 ako signál CLK klesne na 0. Na ďalší impulz, nábežnej hrane spôsobí Q vrátiť sa k 0. Takže pre každé dva impulzy CLK výstup sa zmení, akonáhle štátu.
 
Vstup do D-FF1 a pripojte výstup DFF2, odvodiť frekvencii 2 a tiež zabraňuje metastablity. Odpočtov, ALI
 
[Quote = bajahaya] Vstup do D-FF1 a pripojte výstup DFF2, odvodiť frekvencii 2 a tiež zabraňuje metastablity. Odpočtov, ALI [/quote] Nemohol som pochopiť, vaše slová .. ako to resues FF od metastability .. Čo tým máte na mysli metastability
 
Žabky sú spustené na okraji signálu. Preto, ak pripojíte flip-flop, ako je znázornené na obrázku vyššie, Predpokladajme, že počiatočný stav výstupu je L. pri nábežnej hrane svojich vstupov CLK, výstup bude sa opozícia do pôvodného stavu. Tak budete mať clk_in: LHLHLHLHLHLHLHLHLH ... Výstup: LHHLLHHLLHHLLHHLLH ... Ak budete dodržiavať, doba výstupu je dvojnásobná proti vstupu, a tým je frekvencia clk_in delené 2
 
Prečo u simulovať obvod danej MikeOhio? Malo by to fungovať:) najlepší spôsob, ako naučiť je simulovať sami.
 
Dobrý deň p_shinde, pripojte "T" vstup T-Flipflop na Vcc a dostanete rozdelí ČLK o 2 okruh. V tomto, nejaký frekvencia delené 2.
 

Welcome to EDABoard.com

Sponsor

Back
Top