Ako vypočítať počet VDD / VSS vankúšiky požadované

P

Prasanna Kumar

Guest
Ako môžem použiť presnejšiu analýzu alebo opatrenia na určenie počtu VDD / VSS (Power / Ground) Pads Mala som v CHIP dodať dosť prúdu
a elektrickej energie pre základné CHIP a I / O pad.

Existujú dva druhy Power Pad všeobecne.
(1) VDD / VSS pre jadro.
(2) VDD / VSS pre I / O.
Ako sa rozhodnúť, mnohé z nich.

Thanks in Advance

Prasanna

 
v súlade s platnými VDD / VSS a poskytovať aktuálne potreby

 
všeobecne pre vstupy, môžete použiť menej VDD / VSS pár,

pre výstupy, mali by ste používať viac VDD / VSS párov.

pretože výstupný pad spotrebuje oveľa viac prúdu, ako vstupné pad.

podrobné rozhodnutie je dané obvod je rýchlosť a kapacitné záťaž.

v inom slova, musíte zachovať všetky signály, čisté a integritu.s pozdravom
Prasanna Kumar wrote:

Ako môžem použiť presnejšiu analýzu alebo opatrenia na určenie počtu VDD / VSS (Power / Ground) Pads Mala som v CHIP dodať dosť prúdu

a elektrickej energie pre základné CHIP a I / O pad.Existujú dva druhy Power Pad všeobecne.

(1) VDD / VSS pre jadro.

(2) VDD / VSS pre I / O.

Ako sa rozhodnúť, mnohé z nich.Thanks in AdvancePrasanna
 
nazdar,
Myslím si, že by mal podľa listu na I / O bloky, výpočet sumy
I / O vankúšiky.

 
Súhlasím hľadiska FUSTER.
Ale aj pridať môj názor: EMC pravidiel musia byť brané do úvahy.

 
Ak používate knižnice ASIC bežne nájdete vzorca v Databook ako vypočítať potrebný výkon vložky.Napríklad:

VDD / VSS (i) [jadro moc]
Počet VDD / VSS pad párov = | 0,001 x (0,0247 x S 0,0047) x G x F / Lem | round-up
0.001, aby sa kontrolné faktor (uA -> mA)
0,0247 je Priemerný Switching Current za Gate (uA / MHz)
0,0047 je Priemerný Skrytý prúd pripadajúci na jednu Gate (uA / MHz)
S je odhadovaná prepínací aktivity (zvyčajne 0,1 pre vnútornú logiku a 0,5 pre I / O)
G je celkový počet brána design
F je pracovná frekvencia v MHz
Lem je súčasný limit na VDD / VSS podložka párov na základe Elektromigrační pravidlo (40 mA)

Viac vzorca pre výkon vložky IO sú k dispozícii.
Niekedy IO vankúšiky sú rozdelené do pre-driver a výstup-driver.
Tiež vždy musíte zvážiť Elektromigrační a južnej (simultánne prepínanie výstupu).V podstate podložky sú rozdelené na severnej a NonSSO.
Na južnej podložky väčší počet VDD / VSS párov Elektromigrační a hluk musí byť zvolená tak.
Celková VDD / VSS párov sa potom, že plus NonSSO VDD / VSS párov vzhľadom Elektromigrační.Pre Zlieváreň / COT knižnice nájdete aj informácie Databook pre knižnicu, ale nie tak pekné vzorcov.
Vlastne len info pre hluk (SSO) a šírka drôtu (Elektromigrační) je uvedený.
Zvyšok by ste mali vedieť, napríklad z Databook knižnice ASIC.

Hope this helps pliesť

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Úsmev" border="0" />
 
Myslím, že tri skutočnosti obmedzí počet môcť vankúšiky.
1.DC spotrebu energie.
2.SSZ, ktoré môžu spôsobiť niosą.
3.ESD zaoberať.

 
Možno použiť pre napájanie překladačů preestimate?

 
Ale ja som pochybnosti Power kompilátor môže len consiider celkového prúdu, ale venovať žiadnu pozornosť ESD a OSS.

 

Welcome to EDABoard.com

Sponsor

Back
Top