Ako používať SystemC v prevedení prietoku FPGA

U

umairsiddiqui

Guest
Ako používať SystemC v dizajne flow FPGA, (každý príklad projektu ..., kniha)
Pýtam sa asi SystemC (specC), as (niektorí), nástroje pre SystemC sú k dispozícii zadarmo v porovnaní s E alebo openvera.

tiež, ako správne nastaviť SystemC pre FPGA tok ...pre bezbolestnú design a overovanie??

 
SystemC má syntetizovatelné podskupinu možno nazvať RTL SystemC ..Môžete použiť nástroj s názvom (sc2v) prekladať tento RTL na Verilog, ktoré môžu byť syntetizované do FPGA.Ďalšia vec je, že v prípade, že FPGA zahŕňa všetky procesorové jadro ako je (microblaze), možno SystemC byť použité ako normálne C na programovanie tohto kľúčového li u mať správne kompilátor.

Príklad celého systému, dizajn s použitím SystemC je avaiable na opencores.Chlapci používajú (sc2v) Bezplatný nástroj pre prevod týchto SystemC na syntetizovatelné Verilog.

O nástrojoch, ak používate Linux najlepšie je postaviť na stiahnutie SystemC knižníc GCC.potom len skompilovať SystemC tak jednoduché, ako kompilácii C .

Ak používate Windows, môžete urobiť to isté na Cygwin, alebo použite MS VC 6.0.

 
Môžete si prečítať o SystemC v "SystemC primer" knihe J. Bhasker
nájdete túto knihu v ebooks upload / download sekcii tohto fóra

 
U môžete odhlásiť Xilinx mieste je mnoho použitie poznámok

 
ahoj

Použil som Active-HDL 6,3 až simulovať zariadenia v SystemC na behaviorálnej úrovni - skvelý nástroj.
ale rád by som sa opýtať, čo kompilátor alebo nástroje môžu byť použité k ponoriť projektu do FPGA?
Sú nejaké free software pracujúci v systéme Windows?

 

Welcome to EDABoard.com

Sponsor

Back
Top