Ako dolnej nadol Q LNA vstupné zhoda?

Y

yolande_yj

Guest
V LNA je navrhnutý v CMOS na 1.5GHz.Pri simulovanom, zodpovedajúce má pomerne vysokú Q faktor.To nie je dobré, pretože je citlivá k procesu variabtion.V tomto prípade, čo by som mal urobiť, aby sa s týmto problémom a ako nižšia nadol Q faktor pri súčasnom zachovaní dobrého NF a získať?Vďaka.

 
V LNA topologických ovplyvní Q vstupný zápas.Zdroj indukčnosť degenerácia sa zdá byť najlepší prístup.
Ak chcete znížiť Q vstupný zápas, zníži indukčnosť na kapacitné pomer zodpovedajúce komponenty.
http://www.eecs.umich.edu/ ~ jleny / doklady / LNA.pdf

 
yolande_yj Napísal:

V LNA je navrhnutý v CMOS na 1.5GHz.
Pri simulovanom, zodpovedajúce má pomerne vysokú Q faktor.
To nie je dobré, pretože je citlivá k procesu variabtion.
V tomto prípade, čo by som mal urobiť, aby sa s týmto problémom a ako nižšia nadol Q faktor pri súčasnom zachovaní dobrého NF a získať?
Vďaka.
 
Ahoj CMOSBJT,

Ďakujeme Vám za Váš prepracované vysvetlenie.Pridané po 4 hodiny 42 minút:Ahoj CMOSBJT

Všimol som si, že za posledné 4 čísla, vedľa NFmin existuje NF (2), prečo NF (2), proč ne NF (1)?Vďaka.

 
yolande_yj Napísal:

Ahoj CMOSBJTVšimol som si, že za posledné 4 čísla, vedľa NFmin existuje NF (2), prečo NF (2), proč ne NF (1)?
Vďaka.
 

Welcome to EDABoard.com

Sponsor

Back
Top