Akékoľvek myšlienky pre tento MFŠ Design !!!!!!

E

EEEngineer

Guest
Ahoj,

Tu je to, čo by som chcel urobiť pre nadchádzajúce Bit prúd 0 a 1 je.

V okamihu, keď vidím,'01 'Potřebuji skok (alebo preskočiť) ďalší prichádzajúci 45 bitov a skontrolovať, či ďalšie 3 bity jsou'1'.Ak áno, potom som si musím vytlačiť a "Success" správy.

Mohol by niekto prosím, povedzte mi, jestli jej možné pre mňa skok (alebo preskočiť) 45 bitov a skontrolovať ostatné 3 bity ..Snažil som sa pomocou # 45 a počkať (45) funkcie v Verilog ale
doesnt práce .... alebo je to, že potřebuju do traverz cez bit-by-bit 45-krát, kým som dosiahnutie týchto 3-bitov.

Príklad:
ZAMYSLITE vzorka Bit-stream:
000101 00000000000000000000000000000001 1110001 1 1 100011 01 000101 00000000000000000000000000000001 1110001 1 1 1Po prvním'01 ', 45-bitov je potrebné preskočené skontrolovať 48, 49 a
50. bity na'1'.Ak áno, potom "úspech" Správa je vytlačená iný "chyba"Thanx,
Čakanie ...

 
definovať protizáruku, hrabě z 44, pri výstupe sa rovná 0, potom ....

 
Aký jazyk používate?Vo VHDL bych vytvoriť 3 štátnu MFŠ pomocou typických MFŠ formáte.Prvý stav je identifikovať "01" model.Druhý stav by začať proti ktorej by sa spočítať počet bitov vynechať.Tretí stav by bolo porovnať / zachytávanie týchto bitov.Celý MFŠ je potrebné urobiť v synchronizáciu s nastupujúcej Bitstream hodiny.

 
V mojom pohľadu pomocou čítač je dobrá voľba!Ako realizovať FSM závisí na vašej favariate.Najdôležitejšou vecou je, že MFŠ musia synchronizovať s nastupujúcej Bitstream.

 

Welcome to EDABoard.com

Sponsor

Back
Top