Aké ADC mám vybrať?

B

benchen

Guest
Uznesenie je 8bit, Clock Period je asi 1MHz.
Aká štruktúra mám zvoliť si uvedomiť, nízku spotrebu a malej ploche?
Díky moc.

 
Hi benchen

Je 1MHz hodiny, ktoré vám systém má k dispozícii, alebo ste myslel chcete 1MSPS?

Res.z 8bit - OK, ale čo presnosť?ą0.5Lsb?ą1Lsb?± 2LSB?.....

Nízka spotreba - ako nízko?
Vstupné napätie?
Vstup číslo & typ single / double skončila?
Aký typ výstupná sériové / paralelní?
Čo napájacie napätie?jednotného trhu železničnej / double železnicu?
Čo referencie - vnútorný / vonkajší?
Čo sa ovládanie - príkazy / autorun?
Čo balík - dressingom / SMT

lepšie definície => lepšie riešenie

...Vševed

 
Myslím, že dva-kráčať subranging arhitectură je dobré.

 
SAR je najlepšou voľbou, ak vysokofrekvenčné hodiny je už k dispozícii

 
Hi All
Ako môže niekto z vás úprimne odporučiť akýkoľvek druh ADC, bez toho, aby vedel žiadosti alebo požiadavku?- Alebo si miesto pliesť?

Neznalý-vidia-slepý vedie neznalý-nevidiacich.

Nie je divu, že existuje toľko zmätené čitateľa na EDAboard.

...Vševed

 
spolu s otázkou vševed ... chcem pridať ešte jeden ... čo je podľa mňa jedno importatnt ....

čo je technika a technológia uzlom ......

BTW: prečo je otázka, ktorá je pôvodcom je na tak dlho odmlčetsankudey

 
Ospravedlňujeme sa za odpoveď, takže v poslednej dobe.Nemôžem sa prihlásiť do dnes, je to divné

Vdd = 1,8, jeden Stabilizátory.Proces: 0.18um.
Vin je od 0 ~ Vdd, jeden skončil.
Hodiny 1MHz.Rozlíšenie: 8bit, efektívne bit> 7bit
spotreba energie by mala byť nižšia ako 6mW.
Reference: vnútorné (od bandgap a to je tiež potrebné byť navrhnuté bymyself)
Balík a typ ovládanie nie je jasné až teraz.

SAR je najlepšou voľbou?

Ak používate pipleline, je to možné? (Myslím spotrebu energie)
Má jediný skončil na rozdiel potrebné okruh v potrubí?
a rozsah Vin je tiež problém, to je od 0 ~ Vdd, je to OK pre potrubia?

díky moc.Znie 1 minúta:Ak je vysoká frekvencia hodiny nie je k dispozícii, čo ADC mám vybrať?

 
nezahŕňajú bandgap.Je to možné?Znie to príliš ťažké.

 
Nazdar,
Myslím, že ur spec zo 6mW spotreby energie zastavil na dlhú diskusiu .....

Ja len môžem povedať jednu vec z mojej skúsenosti s ..... u by sa mali vyvarovať, aby si vybral architektúry, ktorý si vyžaduje, aby potenciálne S / H a T / H obvode ... ... pretože v CMOS ..... ako zvyčajne uzavretej slučky architektúra nasleduje (iné než ako HBT / BJT ... where openloop je preferovaná pre vyššie frekvencie )..... OP-AMP príde ako povinné ...... a je dosť možné, že jeden S / H alebo T / H sleduje 8 ( ) bit rozlíšenie ...môžu konzumovať potenciálny súčasť 6mW ..... som 8-bitové aj na vyššej presnosti u môžu zamestnávať boot-páskovanie atd ... nakoniec zvýšenie počtu tranzistorov v čipe ......u mať na aktualizáciu na túto tému .... zdá sa byť skutočnou výzvou .....

gd šťastie ...

sankudey

 

Welcome to EDABoard.com

Sponsor

Back
Top