AC simulácie ldo

M

myblues

Guest
Ahoj, já jsem študovať ldo designu.Som sa stretol s problémom ac simulácie.Na obrázku nižšie, jeden zo vstupných chýb zosilňovač je zapojený do spätnoväzbová siete.
Keď som sa. Ac simulácia mám dať špirály medzi vstupom EA a spätnoväzbová siete.Takže DC napätia a AC dosiahnuť vstupný signál blokovaný.Ale ako môžem pridať striedavého signálu?Ples.pozri nižšie:
v1 in 0 AC 1
Ac je to veta, ne?Nemá žiadny jednosmerné napätie!Inými slovami na jednosmerné napätie je nulová.
Ak dávám jednosmerného napätia, ako je tento:
v1 v 1,2 dc 0 ac 1
potom dc napätie od freedback čistá nie je nadobudla účinnosť.
Na vyriešenie tohto problému som kondenzátora medzi striedavého signálu a vstupu.Ale v tomto smere nevidím ac vlastnosť nízke frekvencie.
Takže som ani poňatie o tom.
Vďaka!
(Mimochodom, je tam nejaký problém v mojom filme?)<img src="http://images.elektroda.net/69_1168712389.gif" border="0" alt=""/>Naposledy upravil myblues dňa
14. januára 2007 9:31, 1 upravený čas celkom

 
Videl som ldo obvode v dokumente 'Performance Evaluation CMOS Nízke Drop-Out napätie regulátorov' ukázalo v nasledujúcej tabuľke:<img src="http://images.elektroda.net/87_1168755763.GIF" border="0" alt=""/>Tento okruh zaráží mě.Mala by byť napojený na spätnú väzbu M2 bráne?Prečo nie M1 bráne?

Papier je nižšie.
Ospravedlňujeme sa, ale musíte prihlásiť a prezerať túto prílohu

 
Vážení myblues,to nebude mať žiadny problém s induktor L1 pripojený spätnoväzbová slučka s cieľom dať DC prevádzku, veľmi veľký odpor (100Mohm) môžu byť aj alternatívu namiesto induktor.

Takže ak si dať jednosmerné napätie na DO, predpokladajme, že VREF = 1.2V, a bude kompenzovať systematetic ľahko zničiť DC rovnováhy.

A môj návrh je, že môžete skúsiť dať striedavého signálu v VREF strane.R1 v NEt4 100
milC1 NA 0 1000
v1 VREF 0 DC 1.2 ac 1Baniliu

 
môžete zlomiť čisté od induktor v L1 a vloženia striedavého napätia zdroje, ako je táto:
prázdniny v net6 ac = 1
L1 net6 net4 5

 

Welcome to EDABoard.com

Sponsor

Back
Top