štandardných buniek knižnice designu

N

novicevlsi

Guest
Nazdar

Chcem vytvoriť štandardné knižnice buniek
pre .13u/.09u technológie.

môže mi niekto sprievodcu na to.

1) Aké nástroje sú povinné, majú aj nástroje pre
Schematický nákres, korenie simulácia, nákres, DRC / LVS, netlist ťažbu, všetky z silvaco
to iccad apartmá.

2) prosím vysvetliť krok po kroku spôsobu tvorby štandardné knižnice buniek.vďaka

rešpekt

novic

 
Chcete navrhnúť štandardné bunka, čo presne??

Oznámenie tiež, že to nie je tak ľahké, ako práca so prostě štát postúpil kroky urobiť také knižnice, musíte byť Robus v analógovej IC designu, VLSI designu, tiež by ste lepšie používať viac silnejšie simulatro a konštrukcia nástrojov, skôr ako PSpice, Cadence ICx je dobrým príkladom toho, že nástroje,

Pozdravy,
Ahmad,

 
nazdar,
je to ťažká práca.
musíte zabezpečiť slobodu modelu LEF model, simulačný model,
atďza slobodu model môžete použiť kadence signalstorm-LC, pre LEF model, môžete použiť kadence abstrct pre simuláciu modelu, I dont vedieť akékoľvek auto eda nástroje.

 
Zabudni na to.Môžete sa nikdy stavať na svoje vlastné.

Niektoré funkcie sú k dispozícii pre mobilné opisu, ako je spád napätia búrku, a Synopsys star-mtb ...

 
Je
to uskutočniteľný, že vec je, že ako sa mu, ak nemáte šancu tapeout s ním nemá zmysel, aby na ňom budú pracovať.Ak si len chcete prejsť toku.

 
Je
to naozaj ťažká práca, a bude upravená niekoľkokrát po tapeout s ním.

 
Viem Synopsys poskytnúť nástroj, ktorý možno extrahovať načasovanie model z rozvržení.
Ale myslím, že nástroje, nie je dôležité, najdôležitejšie je, ako si môžete overiť svoje knižnici.Neoverené pomocou silikónu úspech neznamená príliš veľa.

 
SNPS mať nástroja môžete urobiť pre vás z korenín úroveň, začiarknite v PRODÁNO

 
Myslím, že túto prácu možno donw do zlievárne alebo veľké IP poskytovateľa, môžete to urobiť, ale obchodnej hodnoty možno podotýkajúc .!!!!

 
Nazdar
Som pracujúci na vytvorenie štandardných buniek knižnice.Som s nimi spojené konferencie papiera urobiť já, čo vysvetľuje kroky k vytvoreniu štandardných buniek knižnice.

Je-li u mať akékoľvek otázky napíšte mi pls.
Ospravedlňujeme sa, ale musíte prihlásiť a prezerať túto prílohu

 
Ahoj singu31,

Môžeš zdieľať súvisiace skriptovaním používané k popisu?

S pozdravom,
Jarod

 
Nangate Cell Compiler (http://www.nangate.com/index.php?option=com_content&task=view&id=38&Itemid=5

<img src="http://www.edaboard.com/images/smiles/icon_cool.gif" alt="Chladný" border="0" />==============
Zostavenie optimálneho súbor individuálne optimalizované buniek pre dané konštrukcie alebo funkčného bloku, cieľ návrhu je optimalizovaná z hľadiska výkonu, výkonu a priestoru.

Vlastnosti:
======
- 1) Bohatá sada CMOS logických buniek generátory s programovateľnou jednotku sily:
- Nárazníky (invertovanie, non-invertovanie, hodiny)
- Boolovských kombinatorický (AND, OR, NAND, NOR, AOI, OAI, OA, AO, MUX)
- User-definované komplexné brány založené na rovnici vstupné
- Aritmetické (XOR, XNOR, full-sčítačka, half-sčítačka)
- Sekvenčný (laty, clock-gáter, D-flip/flop sa všetky voliteľné kombinácii scan, set a reset)
- Rôzne (kravatu buniek, výplň buniek, anténa)
- 2) Plne automatické rozloženie topologických generácie pomocou pokročilých genetických optimalizačných algoritmov, ktoré minimalizujú bunku oblasti a rušivého vplyvov.Optimalizácia stratégií patria:
- Optimálne bunka nadobudnutia Mapovanie
- Optimálne rozloženie diffusion pásky
- 3) tranzistoru netlist fúzia so vstavaným-in tranzistorovými algoritmy triedenia a predvoľbou voľby
- 4) User-definovateľnými topologických generátory s podporou pokročilých parametre súbor layout primitivy:
- Kontakt a kontaktné polia
- Single, L-tvaru a vrásové tranzistorovými konfigurácia
- 5) Advanced proprietárnu zhutňovacím motora
- Adaptive topologie-riadený zhutňovacím stratégie
- Plná podpora návrhu pravidlá pre pokročilých CMOS procesy
- 6) Obvodný a rozvrhnutie overovanie
- Zabudované-in formálnu verifikáciu obvodu a layout
vs špecifikácie
-------------------------------------------------- -------------------------------------------

-------------------------------------------------- -------------------------------------------
Nangate Cell Characterizer (http://www.nangate.com/index.php?option=com_content&task=view&id=36&Itemid=56)

Vlastnosti:
======
- 1) Spice simulácie prostredníctvom knižnice Nangate Manažér kontroly
- 2)-Vstavaný v ťažbe
- 3) Automatické Spice palube generácie
- Zabudované-in Spice simulátor rovnako ako rozhranie pre zákazníka priemysel-štandard Spice simulátory
- Podpora pre vykazovanie výsledkov porovnávacej
- 4) presné vstupné stav-nezaopatrená charakterizácie bunkových parametrov ako funkciu buniek zaťaženia a vstupného prechodu čas:
- Časový harmonogram: rozmnožovací oneskorenia, výstupný prechod čas, setup / hold, využitie, šírka pulzu, ne-zmena času
- Power: bunka vnútorné statickej a dynamickej sily
- Vstupná kapacita
-5) Využíva nelineárne model zariadenia za meškanie a vnútornú silu modelov pomocou dvoch-dimenzionální lookup tabuľky
-6) Zabudované-in rozsiahle podnetov, výsledkov a validácie modelu
-7) Zdieľané databáze model s Nangate knižnica Manager a Nangate Cell Compiler nástrojov pre bezproblémovú rozhrania
--

<img src="http://www.edaboard.com/images/smiles/icon_cool.gif" alt="Chladný" border="0" />

Alternatívne vstupný formát možnosti zahŕňajú GDSII alebo Spice obvode netlists
-9) Flexibilné list generátor
- 10) Intuitívne GUI so sprievodcami a rozsiahle možnosti konfigurácie pre charakterizáciu parametrov aj grafické monitorovanie pokroku
- 11) Úplné dávkovom režime pomoci

 
joe2moon Napísal:

Nangate Cell Compiler (h ** p: / / www.nangate.com/index.php?option=com_content&task=view&id=38&Itemid=5
<img src="http://www.edaboard.com/images/smiles/icon_cool.gif" alt="Chladný" border="0" />
==============

Zostavenie optimálneho súbor individuálne optimalizované buniek pre dané konštrukcie alebo funkčného bloku, cieľ návrhu je optimalizovaná z hľadiska výkonu, výkonu a priestoru.Vlastnosti:

======

- 1) Bohatá sada CMOS logických buniek generátory s programovateľnou jednotku sily:

- Nárazníky (invertovanie, non-invertovanie, hodiny)

- Boolovských kombinatorický (AND, OR, NAND, NOR, AOI, OAI, OA, AO, MUX)

- User-definované komplexné brány založené na rovnici vstupné

- Aritmetické (XOR, XNOR, full-sčítačka, half-sčítačka)

- Sekvenčný (laty, clock-gáter, D-flip/flop sa všetky voliteľné kombinácii scan, set a reset)

- Rôzne (kravatu buniek, výplň buniek, anténa)

- 2) Plne automatické rozloženie topologických generácie pomocou pokročilých genetických optimalizačných algoritmov, ktoré minimalizujú bunku oblasti a rušivého vplyvov.
Optimalizácia stratégií patria:

- Optimálne bunka nadobudnutia Mapovanie

- Optimálne rozloženie diffusion pásky

- 3) tranzistoru netlist fúzia so vstavaným-in tranzistorovými algoritmy triedenia a predvoľbou voľby

- 4) User-definovateľnými topologických generátory s podporou pokročilých parametre súbor layout primitivy:

- Kontakt a kontaktné polia

- Single, L-tvaru a vrásové tranzistorovými konfigurácia

- 5) Advanced proprietárnu zhutňovacím motora

- Adaptive topologie-riadený zhutňovacím stratégie

- Plná podpora návrhu pravidlá pre pokročilých CMOS procesy

- 6) Obvodný a rozvrhnutie overovanie

- Zabudované-in formálnu verifikáciu obvodu a layout vs špecifikácie

-------------------------------------------------- --------------------------------------------------------------------------------------------- -------------------------------------------

Nangate Cell Characterizer (h ** p: / / www.nangate.com/index.php?option=com_content&task=view&id=36&Itemid=56)Vlastnosti:

======

- 1) Spice simulácie prostredníctvom knižnice Nangate Manažér kontroly

- 2)-Vstavaný v ťažbe

- 3) Automatické Spice palube generácie

- Zabudované-in Spice simulátor rovnako ako rozhranie pre zákazníka priemysel-štandard Spice simulátory

- Podpora pre vykazovanie výsledkov porovnávacej

- 4) presné vstupné stav-nezaopatrená charakterizácie bunkových parametrov ako funkciu buniek zaťaženia a vstupného prechodu čas:

- Časový harmonogram: rozmnožovací oneskorenia, výstupný prechod čas, setup / hold, využitie, šírka pulzu, ne-zmena času

- Power: bunka vnútorné statickej a dynamickej sily

- Vstupná kapacita

-5) Využíva nelineárne model zariadenia za meškanie a vnútornú silu modelov pomocou dvoch-dimenzionální lookup tabuľky

-6) Zabudované-in rozsiahle podnetov, výsledkov a validácie modelu

-7) Zdieľané databáze model s Nangate knižnica Manager a Nangate Cell Compiler nástrojov pre bezproblémovú rozhrania

--
<img src="http://www.edaboard.com/images/smiles/icon_cool.gif" alt="Chladný" border="0" /> Alternatívne vstupný formát možnosti zahŕňajú GDSII alebo Spice obvode netlists

-9) Flexibilné list generátor

- 10) Intuitívne GUI so sprievodcami a rozsiahle možnosti konfigurácie pre charakterizáciu parametrov aj grafické monitorovanie pokroku

- 11) Úplné dávkovom režime pomoci
 
Ahoj, singu31, stanovisko o tom, ako zvoliť 7 bodov šikmo vstupné a výstupné zaťaženie?

 
Môže mi niekto vysvetliť, asi 9 alebo 13 dráhe trati knižnici? ...Ktorý je lepší & aké sú advanteges? ..

 
singu31, děkuji, že papier je veľmi užitočné!

Kumer_eee, knižnice s vyšším počtom horizontálnych koľají obsadené spravidla za následok vyššie sú aj vyšší výkon vzorov.Existujú dve hlavné otázky, ktoré sú v hre tu:
- Hnacia sila
- Routability: o taller bunky sú menej crouded a všeobecne omnoho jednoduchšie cestou sa - výsledkom je zvyčajne kratšie, nižšia RC drôty.

 
já souhlasím s eternal_nan,
9 skladby - lepší výhľad z oblasti
13 koľají - lepšia z pohľadu rýchlosti

Chtěl bych si pridať ešte jeden dotaz, na akom základe skladbu výška je rozhodnuté?, Ktoré majú byť konkrétnejší, trať 13 a 14 stopy ako dám väčšiu rýchlosť, v takejto veci, aké sú faktory, je potrebné zvážiť pri voľbe trati výška?

ešte jeden dotaz priatelia, zváži prípad takhle sme už ukončili blok s 9 skladbu std bunky @ 400Mhz, hneď v ďalšej verzii návrhu chceme presunúť na 415Mhz pre rovnaký blok, ako sa dospelo k trati výška?

 
Ďalším zdrojom pre std.buniek vývoj je www.vlsitechnology.org

mm

 

Welcome to EDABoard.com

Sponsor

Back
Top