Čo je to "crowbarred" stavu v CMOS?

To je, keď sú obaja NMOS a PMOS komíny zapnuté v rovnakom čase.
 
Ahoj Viem, že tat v ceste Wat je aj spôsob, ako to bude zapnutý
 
Ako vstup sa pohybuje od VSS do VDD alebo VDD na VSS, jeden stoh sa vypne a jeden zásobník zapne. Pred jedným sa zapne a vypne ostatné je obdobie, kedy sú obe kolesá na.
 
Keď sa stav obaja NMOS a PMOS R v nasýtenia, sa nazýva Crowbarred .. Táto podmienka platí len pre menšie dobu, a to buď PMOS R NMOS vstúpi do aktívnej oblasti ...
 
"páčidlo" efekt je tu na vypnutie prístroja, akonáhle zistí nadmerný prúd alebo prúd ide nad povolené maximum. To chráni seba a vypne, kým nie je odstránený a zmeny vychladnúť (reset). Mnoho zariadenia majú rovnakú ochranu, vrátane starých dobrých 2N3055 ... : D Dúfam, že toto odpovedalo na tvoju otázku.
 
Všeobecne páčidlo znamená obvod slúži k ochrane výkonu zdroja z skratované zaťaženia. Zaťažovací prúd je obmedzený na hodnotu zdroje môžu dodávať bez poškodenia.
 
Mierny zmätok tu ... Áno, páčidlo je termín používaný v oblasti dizajnu napájania, kde sa obvod (SCR alebo iné zariadenia), používané na krátke sily a krajiny a vyhodiť poistky alebo iný režim ochrany sa začnú, skôr než dovoliť prepätia a napäťových špičiek na množiť. Sochor sila v odkaze na CMOS, je ako bolo spomenuté predtým, stav, kedy sú obaja NMOS a PMOS stack sa obrátil na vytvorenie vysokého odberu prúdu stavu. To je obzvlášť zlé vo veľkých výstupných rozhraní a inteligentný I / O obvod návrhári sa zvyčajne snažia vyhnúť. Ako uviedol cl_mos, sa to stane pri vstupe na CMOS brána swithing medzi štátmi.
 
páčidlo prúd prúd VDD na VSS pri prechode brány. Tam je čas, kedy obaja, NMOST a PMOST je otvorený. Tento prúd páčidlo je naozaj problém v stratový výkon a oveľa väčší problém, v problematike EMC, keď majú veľký di / dt -> Porovnať prebehu ovládať výstupné buffer, niektoré z nich použiť break, než aby štruktúru, aby sa zabránilo páčidlo prúdy .
 

Welcome to EDABoard.com

Sponsor

Back
Top